Created by E. Daniel Flores Ayllon
almost 4 years ago
|
||
Bit de asignación de prescaler. Si está a "1" el prescaler se asigna a WDT (Wachtdog), si está a "0" se asigna al TMR0.
Memoria de datos que esta dividida en dos en (srf y prg) port a y port b
representa gran facilidad en el desarrollo de prototiposno y se requiere borrarlo con luz ultravioleta como las versiones EPROM
consumo de potencia es muy bajo y además es completamente estático, esto quiere decir que el reloj puede detenerse y los datos de la memoria no se pierden
EEPROM -memoria programable de solo lectura borrable eléctricamente
Lee el dato que hay escrito en la posición de la EEPROM del PIC apunta
al contenido del registro de trabajo W. El resultado se proporciona en el mismo W.
Esta escribe el dato introducido en el registro de trabajo W en la posición de memoria EEPROM del
PIC apuntada por el registro EEADR.
EECON1:Registro de control de memoria de datos con tres bits sin implementar
Los tres superiores
l bits no están implementados y se leen como '0's
EECON2 no es un registro físico y la lectura de EECON2 leerá todos los ceros.
PCLATH este es un registro dedicado a la parte alta de los contadores del programa y son de acceso directo
INTCON se encarga del manejo de las interrupciones y contiene los bits.