Created by David Bratschke
over 6 years ago
|
||
Aus welchen vier Komponenten besteht ein "Von-Neumann-Rechner"?
Wie sind Speicher und I/O-Geräte mit dem Prozessor verbunden?
Wie werden die Controller für I/O-Geräte in der Regel angesprochen?
Was beschreibt die Befehssatzarchitektur / das Programiermodell eines Prozessors?
Was ist die sogenannte "ISA"?
Was beschreibt die ISA?
Womit sollte ein Rechnerarchitekt in der Regel bei systemischen Vorgehen bzgl. des Entwurfs eines Rechners anfangen?
Welche Einzelheiten werden durch die Befehlssatzarchitektur (ISA) beschrieben?
Was ist die "Mikroarchitektur", woraus wird diese vom Rechnerarchitekten abgeleitet ?
Was legt der Rechnerarchitekt beim Entwurf der Mikroarchitektur fest?
Was beschreibt der "Data Path"?
Was beschreibt der Control Path?
Wie bezeichnet man die Umsetzung der logischen Organisation in einer bestimmten Hardware-Technologie?
Was sind integrierte Schaltkreise
(Integrated Circuits, ICs)?
Wie werden integrierte Schaltkreise hergestellt?
Was gibt die "Integrationsdichte" an?
Warum erhöht sich mit
zunehmender Integrationsdichte integrierter Schaltkreise auch die Taktfrequenz ?
Was ist das "Abwärmeproblem" integrierter Schaltkreise?
Wodurch unterscheiden sich die verschiedenen Arten von Microchips?
Warum weisen Speicherchips die größten Integrationsdichten auf?
Welche zwei Arten von Anwendungsspezifischen Mikrochips gibt es noch neben Prozessoren und Speicherchips
Was ist ein "ASIC"?
Was ist ein "FPGA"?
Was wird in der Regel als Komplexitätsmaß von anwendungspezifischen Bausteinen angegeben?
Wann haben sich die
CISC-Architekturen entwickelt, und Warum?
Warum ist die Auslastung der einzelnen Prozessor-Funktionseinheiten bei CISC-Prozessoren in der Regel schlecht?
Was war das grundsätzliche Ziel bei der Entwicklung von RISC-Architekturen?
Mit welcher Technik kann im Idealfall die Auslastung der Funktionseinheiten im Prozessor auf 100% gesteigert werden?
Wo ist der Unterschied zwischen skalarer und superskalarer Implementierung von RISC-Architekturen?
Was ist der Vorteil superskalarer RISC-Architekturen?
Wie erfolgt bei superskalaren RISC-Prozessoren die Zuteilung der Befehle?
Was ist "statisches Scheduling" und wie funktioniert es?
Was sind VLIW-Prozessoren?
Warum werden prozessoren mit statischem Scheduling VLIW-Prozessoren genannt?
Was ist
"Explicitly Parallel Instruction Computing"?